欢迎访问《空军工程大学学报》官方网站!

咨询热线:029-84786242 RSS EMAIL-ALERT
CPLD应用中VHDL的优化设计
DOI:
作者:
作者单位:

作者简介:

通讯作者:

中图分类号:

TP332

基金项目:

军队科研基金资助项目(Y9901)


Optimization Design of VHDL in CPLD Appliance
Author:
Affiliation:

Fund Project:

  • 摘要
  • |
  • 图/表
  • |
  • 访问统计
  • |
  • 参考文献
  • |
  • 相似文献
  • |
  • 引证文献
  • |
  • 资源附件
  • |
  • 文章评论
    摘要:

    VHDL语言的优化设计旨在充分利用CPLD所提供的硬件资源,使项目设计能适配到一定规模的CPLD芯片中,并提高系统的工作速度、降低系统功耗。优化的主要目标是减少适配所需要的宏单元数,对Lattice公司的芯片尤其是GLB的数目。实践证明,改变模块结构和描述方法、尽量使模块资源共享、对时序电路工作方式的变通性设计、触发器类型的选择等都是行之有效的优化方法,可在很大程度上改善项目的适配结果和系统的性能价格比,在CPLD的开发应用中具有很大的应用价值。

    Abstract:

    The optimization design of VHDL is for the purpose of making full use of hardware resources provided by CPLD, making the item design suit to certain scale of CPLD chip, increasing the system speed and lowering the power-waste. The intention of optimization is to reduce adapted macrocell numbers, especially the GLE chip numbers of Lattice company. The fact shows that some optimization methods are effective in practice, such as changing the module structure and the method of description, making the module resources shared as much as possible, the versatility design of time-sequence electro-circuit working pattern and the selection of Flip-Flop types, etc. They can improve adaptation result of item and function price ratio to system, VHDL has great value in the exploitation and appliance of CPLD chips.

    参考文献
    相似文献
    引证文献
引用本文

李若仲,杨晓蓉,李兆展. CPLD应用中VHDL的优化设计[J].空军工程大学学报,2003,(2):74-77

复制
分享
文章指标
  • 点击次数:
  • 下载次数:
  • HTML阅读次数:
  • 引用次数:
历史
  • 收稿日期:
  • 最后修改日期:
  • 录用日期:
  • 在线发布日期: 2015-11-19
  • 出版日期: